SALVET, Dominik. 16bitový procesor ve VHDL (16-bit processor in VHDL). 2016, 64 pp.
Other formats:   BibTeX LaTeX RIS
Basic information
Original name 16bitový procesor ve VHDL
Name in Czech 16bitový procesor ve VHDL
Name (in English) 16-bit processor in VHDL
Authors SALVET, Dominik.
Edition 64 pp. 2016.
Other information
Original language Czech
Type of outcome Book on a specialized topic
Country of publisher Czech Republic
Confidentiality degree is not subject to a state or trade secret
Organization Repository – Repository
Keywords (in Czech) VHDL;procesor;FPGA;hardware;architektura;návrh;popis;digitální systémy
Keywords in English VHDL;processor;FPGA;hardware;architecture;design;description;digital systems
Changed by Changed by: RNDr. Daniel Jakubík, učo 139797. Changed: 22/7/2024 05:58.
Abstract
Tato práce se zabývá logickým návrhem a popisem 16 bitového procesoru, který je popsán v jazyku VHDL. V této práci jsou taky okrajově popsány potřebné základy jazyka VHDL a použitý software. Ve hlavní části se práce věnuje zprvu shrnujícím popisem jednotlivých populárních architektur procesorů a její největší část popisuje samotný návrh architektury procesoru, instrukční sady a implementace do VHDL jazyka. Celý návrh procesoru je veden v duchu jednoduchosti. Náplní této práce je taky implementace souboru VHDL s popisem procesoru do fyzického zařízení - hradlové pole, neboli FPGA. K vypracování této práce je použit výukový kit Basys 2 od firmy Digilent. Tento kit obsahuje hradlové pole Spartan 3E-100 od firmy Xilinx. Basys 2 taky obsahuje osmici přepínačů a LED diod a v neposlední řadě taky čtveřici tlačítek s ošetřením zákmitů.
Abstract (in English)
This work describes logic design and description of a 16-bit processor, which is described in VHDL language. Also, in this work there are briefly explained essential basics of VHDL and used software. In the main part, the work summarizes characteristics of individual popular processor architectures and its biggest part describes the design of the processor architecture itself, instruction set and VHDL implementation. The entire design of the processor is led in the way of simplicity. This work also implements the processor into a physical device - gate array, FPGA. For that purpose it is used Basys 2 trainer board delivered by Digilent. This board includes Spartan 3E-100 gate array manufactured by Xilinx. Basys 2 is also equipped with eight switches and LED diodes and last but not least it also includes four buttons with hardware push detection.
Type Name Uploaded/Created by Uploaded/Created Rights
high-school-thesis.pdf   File version 22/7/2024

Properties

Name
high-school-thesis.pdf
Address within IS
https://repozitar.cz/auth/repo/62546/1781041/
Address for the users outside IS
https://repozitar.cz/repo/62546/1781041/
Address within Manager
https://repozitar.cz/auth/repo/62546/1781041/?info
Address within Manager for the users outside IS
https://repozitar.cz/repo/62546/1781041/?info
Uploaded/Created
Mon 22/7/2024 05:58

Rights

Right to read
  • anyone on the Internet
Right to upload
 
Right to administer:
  • a concrete person RNDr. Daniel Jakubík, uco 139797
  • a concrete person Mgr. Eva Zárybnická, DiS., uco 206552
  • a concrete person Mgr. Jolana Surýnková, uco 220973
  • a concrete person Mgr. Michal Maňas, uco 2481
Attributes
 
Print
Add to clipboard Displayed: 27/9/2024 11:16