SALVET, Dominik. 16bitový procesor ve VHDL. 2016, 64 s.
Další formáty:   BibTeX LaTeX RIS
Základní údaje
Originální název 16bitový procesor ve VHDL
Název česky 16bitový procesor ve VHDL
Název anglicky 16-bit processor in VHDL
Autoři SALVET, Dominik.
Vydání 64 s. 2016.
Další údaje
Originální jazyk čeština
Typ výsledku Odborná kniha
Stát vydavatele Česká republika
Utajení není předmětem státního či obchodního tajemství
Organizace Masarykova univerzita – Repozitář
Klíčová slova česky VHDL;procesor;FPGA;hardware;architektura;návrh;popis;digitální systémy
Klíčová slova anglicky VHDL;processor;FPGA;hardware;architecture;design;description;digital systems
Změnil Změnil: RNDr. Daniel Jakubík, učo 139797. Změněno: 22. 7. 2024 05:58.
Anotace
Tato práce se zabývá logickým návrhem a popisem 16 bitového procesoru, který je popsán v jazyku VHDL. V této práci jsou taky okrajově popsány potřebné základy jazyka VHDL a použitý software. Ve hlavní části se práce věnuje zprvu shrnujícím popisem jednotlivých populárních architektur procesorů a její největší část popisuje samotný návrh architektury procesoru, instrukční sady a implementace do VHDL jazyka. Celý návrh procesoru je veden v duchu jednoduchosti. Náplní této práce je taky implementace souboru VHDL s popisem procesoru do fyzického zařízení - hradlové pole, neboli FPGA. K vypracování této práce je použit výukový kit Basys 2 od firmy Digilent. Tento kit obsahuje hradlové pole Spartan 3E-100 od firmy Xilinx. Basys 2 taky obsahuje osmici přepínačů a LED diod a v neposlední řadě taky čtveřici tlačítek s ošetřením zákmitů.
Anotace anglicky
This work describes logic design and description of a 16-bit processor, which is described in VHDL language. Also, in this work there are briefly explained essential basics of VHDL and used software. In the main part, the work summarizes characteristics of individual popular processor architectures and its biggest part describes the design of the processor architecture itself, instruction set and VHDL implementation. The entire design of the processor is led in the way of simplicity. This work also implements the processor into a physical device - gate array, FPGA. For that purpose it is used Basys 2 trainer board delivered by Digilent. This board includes Spartan 3E-100 gate array manufactured by Xilinx. Basys 2 is also equipped with eight switches and LED diodes and last but not least it also includes four buttons with hardware push detection.
Typ Název Vložil/a Vloženo Práva
high-school-thesis.pdf   Verze souboru 22. 7. 2024

Vlastnosti

Název
high-school-thesis.pdf
Adresa v ISu
https://repozitar.cz/auth/repo/62546/1781041/
Adresa ze světa
https://repozitar.cz/repo/62546/1781041/
Adresa do Správce
https://repozitar.cz/auth/repo/62546/1781041/?info
Ze světa do Správce
https://repozitar.cz/repo/62546/1781041/?info
Vloženo
Po 22. 7. 2024 05:58

Práva

Právo číst
  • kdokoliv v Internetu
Právo vkládat
 
Právo spravovat
  • osoba RNDr. Daniel Jakubík, uco 139797
  • osoba Mgr. Eva Zárybnická, DiS., uco 206552
  • osoba Mgr. Jolana Surýnková, uco 220973
  • osoba Mgr. Michal Maňas, uco 2481
Atributy
 
Vytisknout
Přidat do schránky Zobrazeno: 27. 9. 2024 13:27